Logic Lab Unit과 Electronic Logic Gate들을 이용하여 D Flip-flop를 설계하고 설계 후 디지털 회로의 결과를 알아본다.
Flip-Flop
2개의 안정상태를 지니고, 트리거에 의해 한쪽 안정상태에서 다른 안정상태로 바뀌고, 다음 트리거에 의해 본래의 상태로 되돌아가는 것을 반복하는 회로를 말한다. 다시 말해 플립플롭 회로는 세트(set) ·리세트(reset:복귀)라는 2개의 입력단자와, 마찬가지로 세트 ·리세트라는 2개의 출력단자를 가지고 있다. 세트입력에 신호를 받으면 다음 순간부터 세트출력에서 신호를 내고, 리세트입력에 신호를 받으면 다음 순간부터 리세트출력에서 신호를 낸다. 전자를 세트상태, 후자를 리세트상태라고 한다. 이와 같이 플립플롭은 2개의 안정상태를 1 또는 0에 대응시켜 1비트를 기억할 수 있다. 실제 회로는 증폭회로를 2단고리처럼 연결한 형식이 기본이다. 플립플롭회로는 컴퓨터의 연산 ·제어회로에서 수를 저장하거나 정보의 흐름을 제어하기 위해 많이 사용된다.
실험 방법
1. 실험 과정
1) 7410 2개를 이용하여 위 회로도를 구성한다.
2) 각 gate를 전선으로 연결할 시 gate의 각 번호에 주의하여 연결한다.
3) 7410 소자의 7번은 GND이므로 Logic Lab Unit의 Ground와 연결하고, 14번은 VCC로 Logic Lab Unit의 5V와 연결한다.
댓글