반응형 기초회로실험 | Flip-flop 회로 TIP 계수기는 입력되는 클럭의 수를 세는 디지털 회로이다. 계수기를 구성하는 회로는 flip-flop인데, N개의 flip-flop을 사용하면 N-bit의 계수기를 구성할 수 있다. 플립플롭(Flip-Flop) 플립플롭은 2진수 1자리를 기억할 수 있게 해주는 장치로 컴퓨터나 마이크로프로세서에서 2진 데이터를 처리하는데 기본이 되는 회로이다. 레지스트 또는 메모리와 같은 기억소자의 원리가 된다. 1. 플립플롭의 종류 : D, S-R, J-K, T와 같은 형식이 있으며 각각 2진수를 기억하는 방법이 약간씩 다름 1) D플립플롭 : 2진수를 하나의 클럭 주기만큼 지연시켜 전달하는 역할 2) S-R, J-K플립플롭 : 입력의 조합에 따라 기억된 수를 지연, 반전, 0또는 1로 설정 3) T플립플롭 : J-K.. Engineering/전자전기공학 2022. 5. 7. 기초회로실험 | D Flip-flop의 설계 TIP Logic Lab Unit과 Electronic Logic Gate들을 이용하여 D Flip-flop를 설계하고 설계 후 디지털 회로의 결과를 알아본다. Flip-Flop 2개의 안정상태를 지니고, 트리거에 의해 한쪽 안정상태에서 다른 안정상태로 바뀌고, 다음 트리거에 의해 본래의 상태로 되돌아가는 것을 반복하는 회로를 말한다. 다시 말해 플립플롭 회로는 세트(set) ·리세트(reset:복귀)라는 2개의 입력단자와, 마찬가지로 세트 ·리세트라는 2개의 출력단자를 가지고 있다. 세트입력에 신호를 받으면 다음 순간부터 세트출력에서 신호를 내고, 리세트입력에 신호를 받으면 다음 순간부터 리세트출력에서 신호를 낸다. 전자를 세트상태, 후자를 리세트상태라고 한다. 이와 같이 플립플롭은 2개의 안정상태를 .. Engineering/전자전기공학 2022. 5. 5. 이전 1 다음 반응형